Konference: Počítač SHARP MZ-800 a emulátory
Od: | marcel vasak |
Datum: | 6.1.2010 10:57 |
Předmět: | Re: MZ800 v FPGA - srovnani velikosti |
Dobrý den, 6. ledna 2010, 9:43:08, napsal jste: Ahoj msx nebezi na EP1C6 jako je v t-rexu ake az na EP1C12 ktera je v msx one :-((.V t-rexu bezi pouze AMSTRAD :-( coz mne stve protoze tim mi v nem nepujde asi ani Sord ktery je odrudou MSX do T-rexu nevejde druhy procesor neboli Videoprocesor ktery je v Sordu. Marcel Vasak VP> Ahoj v novem roce, VP> abych udelal pritrz spekulacim - i z me strany - jen tak pro VP> zajimavost jsem zkusil spustit syntezu T80 (coz je Z80 ve VHDL) VP> pro FPGA od Xilinx, Altera, Lattice. Zdrojak jsem vzal z nejake VP> verze 1chipMSX na googlecode. Podotykam, ze jsem nezkousel, jestli VP> je synteza spravne, navrh jsem nesimuloval. VP> Cilove obvody byly tyto: VP> Xilinx XC3S400A - ten je na Avnet desce, kterou ma David, Michal VP> nebo ja ( a mozna nekdo dalsi tady) VP> Altera EP1C6 - ktera je v T-Rexu a kde bezi MSX VP> Lattice LFE2-6E - coz je jedno z nejlevnejsich FPGA od tohoto vyrobce VP> Selected Device : 3s400aft256-5 VP> Number of Slices: 1024 out of 3584 28% VP> Number of Slice Flip Flops: 236 out of 7168 3% VP> Number of 4 input LUTs: 1987 out of 7168 27% VP> Number used as logic: 1923 VP> Number used as RAMs: 64 VP> Target Device: LFE2-6ETQFP144 VP> Target Speed: 5 VP> Mapper: ep5a00, version: ispLever_v72_SP2_Build (23) VP> Number of registers: 331 VP> PFU registers: 299 VP> PIO registers: 32 VP> Number of SLICEs: 1144 out of 3024 (38%) VP> SLICEs(logic/ROM): 1108 out of 2457 (45%) VP> SLICEs(logic/ROM/RAM): 36 out of 567 (6%) VP> As RAM: 36 out of 567 (6%) VP> As Logic/ROM: 0 out of 567 (0%) VP> Number of logic LUT4s: 1808 VP> Number of distributed RAM: 36 (72 LUT4s) VP> Number of ripple logic: 48 (96 LUT4s) VP> Number of shift registers: 0 VP> Total number of LUT4s: 1976 VP> ; Quartus II Version ; 9.1 Build 222 10/21/2009 SJ Web Edition ; VP> ; Top-level Entity Name ; T80a ; VP> ; Family ; Cyclone ; VP> ; Device ; EP1C6T144C6 ; VP> ; Total logic elements ; 2,281 / 5,980 ( 38 % ) ; VP> Co se tyce velikosti logiky, prekvapil mne temer shodny pocet LUT VP> u Xilinxe a Lattice. Logicky prvek Altery asi nema takove VP> vlastnosti jako u ostatnich dvou vyrobcu, zase jich obvod obsahuje vice. VP> Vysledky zabraneho mista na FPGA vychazeji velmi podobne, do VP> Xilinxe se toho vejde o neco vice, jak se zda. Otazkou je, nakolik VP> muze byt tento vzorek (samotne Z80) reprezentativni. Ale pro VP> prvotni nastrel je to asi dostatecne. VP> Do Xilinxe SC3S50 se jadro Z80 ani neveslo - pokud by to nekdo zkousel. VP> Vasek VP> --- -- S pozdravem, falcen99 falcen99 tu byla ta zakroucena vec seznam.cz
[2010/1 (51)] [2010/2 (48)] [2010/3 (23)] [2010/4 (40)] [2010/5 (50)] [2010/6 (23)] [2010/7 (13)] [2010/8 (54)] [2010/9 (47)] [2010/10 (243)] [2010/11 (92)] [2010/12 (98)]
[1999 (1)]
[2000 (168)]
[2001 (733)]
[2002 (459)]
[2003 (654)]
[2004 (224)]
[2005 (105)]
[2006 (182)]
[2007 (201)]
[2008 (294)]
[2009 (363)]
[2010 (782)]
[2011 (522)]
[2012 (642)]
[2013 (442)]